SIMULADOR DE CONTADORES: EXAMEN FINAL
PUNTO 1 (7490/7493)
PUNTO 2 (74190 UP)
PUNTO 3 (74190 DOWN)
Contador Asíncrono Mixto. Elija el número límite y la arquitectura de la placa.
NÚMERO LÍMITE:
TIPO DE INTEGRADO:
MILES
7490
CENTENAS
7493
DECENAS
7490
UNIDADES
7493
TIPO DE DISPLAY:
MILES
7448 (DCC)
CENTENAS
7448 (DCC)
DECENAS
7447 (DAC)
UNIDADES
7448 (DCC)
ANDBus Master Reset Global (Inyecta "1" cuando el circuito detecta el 3120)7490MR1MR2MS1MS2CK0CK1Q3Q2Q1Q07448 (DCC)DCBALTRBI+VCCabcdefg31kΩ7493Req. Lógica ExternaANDReset 10ORMR1MR2CK0CK1Q3Q2Q1Q07448 (DCC)DCBALTRBI+VCCabcdefg11kΩ7490MR1MR2MS1MS2CK0CK1Q3Q2Q1Q07447 (DAC)DCBALTRBI+VCCabcdefg11kΩ7493Req. Lógica ExternaANDReset 10ORMR1MR2CK0CK1555Q3Q2Q1Q07448 (DCC)DCBALTRBI+VCCabcdefg91kΩ
MATERIALES Y CONEXIONES (SEGÚN CORRECCIONES)
Rojo: VCC (+5Vcc) / Nivel Lógico Alto (1)
Azul: GND (Tierra) / Nivel Lógico Bajo (0) - Obligatorio en CE y MS(7490)
Naranja: Señales de Reloj (CK/CP), Cascadas y Puentes internos.
Amarillo/Ámbar: Compuertas lógicas de interferencia (OR/AND) exclusivas del 7493.
Gris: Cables Neutros de Comunicación de Datos (Q hacia Decodificador).
⚠️ NOTAS CRÍTICAS DE EVALUACIÓN:
• Los displays NO son "LEDs". En la lista de materiales debe decir explícitamente "DCC" (Cátodo Común) o "DAC" (Ánodo Común).
• La fuente de alimentación debe ser exactamente +5Vcc.
• Los decodificadores 7447 (DAC) tienen salidas activas en bajo; es OBLIGATORIO dibujarles el círculo de negación a las salidas.
• La conexión del decodificador al display requiere OBLIGATORIAMENTE 7 cables exactos rotulados (a, b, c, d, e, f, g).
• El 7493 debe conectarse con una compuerta interna AND para limitarlo a 9 (Reset 10) y una OR en los MR para recibir el bus maestro.